Karthik Rajashekaraiah, Master of Technology

Karthik Rajashekaraiah, Master of Technology

Biografie

Karthik Rajashekaraiah erwarb 2012 den B.E.-Abschluss in Elektrotechnik und Elektronik und 2016 den M.Tech-Abschluss in Leistungselektronik am Visvesvaraya Institute of Technology, Belgaum, Karnataka, Indien. Derzeit promoviert er zum Thema "Modellierung und Simulation multimodaler Netzwerke" bei Prof. Giovanni De Carne.
Zuvor war er als Field Application Engineer bei OPAL-RT Technologies India (P) Ltd. in Bengaluru, Indien, tätig. Er arbeitete auch als Praktikant bei TeleDNA Communications India (P) Ltd. in Bengaluru, Indien.
Sein Forschungsinteresse gilt der Modellierung, Simulation und Analyse von Leistungselektronik in Stromversorgungssystemen sowie Power-Hardware-in-the-Loop-Studien in Echtzeitanwendungen.

Publikationsliste


P-Q Theory-based Dynamic Load Modelling in Short-Circuit Analysis
Rajashekaraiah, K.; Carne, G. De; Iurlaro, C.; Semeraro, M.; Bruno, S.
2023. 2023 8th IEEE Workshop on the Electronic Grid (eGRID), 5 S., Institute of Electrical and Electronics Engineers (IEEE). doi:10.1109/eGrid58358.2023.10380853
Modelling of 3-Phase p-q Theory-Based Dynamic Load for Real-Time Simulation
Rajashekaraiah, K.; Iurlaro, C.; Bruno, S.; Carne, G. De
2023. IEEE Open Access Journal of Power and Energy, 10, 654–664. doi:10.1109/OAJPE.2023.3340299